當前位置:歐亞貿(mào)易網(wǎng) > 技術(shù)中心 > 所有分類
差分鐘振是指輸出差分信號使用2種相位彼此相反的信號,從而消除了共模噪聲,并產(chǎn)生一個更高性能的系統(tǒng)。許多高性能的協(xié)議使用差分信號,如SATA,SAS,光纖通信,10G以太網(wǎng)等等。為了滿足市場上對有源晶體的需求,SJK研發(fā)并量產(chǎn)了差分鐘振。
差分鐘振一般是為FPGA或CPLD提供穩(wěn)定時鐘信號的,由于FPGA或CPLD價格都比較昂貴,所以選擇一款穩(wěn)定的差分鐘振十分必要。
目前市場主流差分鐘振都是6腳貼片封裝,常見的尺寸有7050和5032,當然SJK還可以提供更小的3225,2016封裝。
7050鐘振 5032鐘振 3225鐘振
那么6腳貼片的一定是差分鐘振嗎?顯然是不一定,因為壓控晶振也是6腳。差分鐘振的另一特征是輸出信號模式,目前常用的信號模式有兩種:LVDS、LVPECL。所以在差分鐘振選型或采購時首先要問下輸出信號模式。
除了輸出信號模式之外,剩下的參數(shù)就和普通有源晶振差不多了。首先要確認好頻率,然后是電壓,封裝體積,工作溫度以及頻率穩(wěn)定度(精度ppm)。
以上所說的是根據(jù)設計所需參數(shù)而選擇差分鐘振的幾個注意點。除了差分鐘振本身的性能和參數(shù)之外,另一個問題不得不考慮--貨期。由于差分鐘振和普通單端晶振相比用量相對較少,甚至有些情況下連整包裝都拿不了,這樣就導致了許多供應商很少大量備貨差分鐘振,需要提前制定采購計劃。而這些問題在SJK可編程晶振之前,確實是個令人煩惱的事情。但是現(xiàn)在,客戶只需要提供需要的差分鐘振參數(shù),我們借助SJK可編程方案在24小時內(nèi)就能為客戶趕制出前期需要的數(shù)量,方便。